A.加法器
B.門電路
C.觸發(fā)器
D.計(jì)數(shù)器
您可能感興趣的試卷
你可能感興趣的試題
A.穩(wěn)定可靠
B.精度更高
C.易于設(shè)計(jì)
D.速度更快
A.01001110+00100011
B.01000011+01001000
C.11010111+11001000
D.10101111+11001111
A.與非門
B.或非門
C.異或門
D.與門
A.CVf
B.C2Vf
C.CV2f
D.CVf2
A.2
B.3
C.8
D.1
最新試題
?若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))相當(dāng)于()個(gè)內(nèi)部標(biāo)準(zhǔn)門級(jí)聯(lián)的延遲時(shí)間。
?如圖所示電路論述正確的是()。
要使CMOS門輸入高電平,不能使用的方法為()。
要使JK觸發(fā)器在時(shí)鐘脈沖作用下,實(shí)現(xiàn)輸出,則輸入信號(hào)應(yīng)為()。
?利用開關(guān)代數(shù)的公理或定理,判斷與(x+y’)’等價(jià)的邏輯關(guān)系為()。
?十進(jìn)制數(shù)178.5對(duì)應(yīng)的余3碼是()。
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
使用74HC138實(shí)現(xiàn)邏輯函數(shù)正確的是()。
對(duì)于D觸發(fā)器,如果時(shí)鐘頻率為10MHz,輸出信號(hào)Q的頻率可能是()MHz。
?當(dāng)共陰極7段數(shù)碼管顯示2的時(shí)候,輸出應(yīng)該為()。