A.鏈?zhǔn)讲樵兎绞?br />
B.計(jì)數(shù)器定時(shí)查詢方式
C.獨(dú)立請求方式
D.鏈?zhǔn)讲樵兎绞胶陀?jì)數(shù)定時(shí)查詢方式
您可能感興趣的試卷
你可能感興趣的試題
A.鏈?zhǔn)讲樵兎绞?br />
B.計(jì)數(shù)器定時(shí)查詢方式
C.獨(dú)立請求方式
D.鏈?zhǔn)讲樵兎绞胶陀?jì)數(shù)定時(shí)查詢方式
A.數(shù)字總線和模擬總線
B.串行總線和并行總線
C.同步總線和異步總線
D.內(nèi)部總線和IO總線
A.在早期總線結(jié)構(gòu)中,CPU是總線上唯一的主控者
B.當(dāng)代總線結(jié)構(gòu)是一些標(biāo)準(zhǔn)總線,它與結(jié)構(gòu)、CPU無關(guān)
C.當(dāng)代總結(jié)結(jié)構(gòu)中,系統(tǒng)不允許存在多個(gè)處理器模塊
D.當(dāng)代總結(jié)結(jié)構(gòu)中,總線控制器的作用是完成幾個(gè)總線請求者之間的協(xié)調(diào)與仲裁
A.CPU同其它高速功能部件相連接的總線,稱為內(nèi)部總線
B.CPU同IO設(shè)備之間相互連接的總線,稱為IO總線
C.CPU內(nèi)部連接各寄存器及運(yùn)算器件之間的總線,稱為外部總線
D.IO設(shè)備之間互相連接的總線,稱為IO總線
A.CPU同計(jì)算機(jī)系統(tǒng)的其它高速功能部件相連接的總線
B.CPU同IO設(shè)備之間相互連接的總線
C.CPU內(nèi)部連接各寄存器及運(yùn)算器件之間的總線
D.IO設(shè)備之間互相連接的總線
最新試題
動態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲信息的。
已知定點(diǎn)小數(shù)的真值X=-0.1001,寫出[X]反,正確結(jié)果為()。
軟件堆棧在工作中()移動。
在堆棧計(jì)算機(jī)中,保存操作數(shù)和運(yùn)算結(jié)果的唯一場所是()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號位進(jìn)位,或符號位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來判斷。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機(jī)間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計(jì)算機(jī)網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機(jī)的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個(gè)不同的概念,()是指接口電路中可以被CPU直接訪問的寄存器。(4)CPU通過()可以從有關(guān)端口讀取信息。(5)CPU也可以通過()把信息寫入有關(guān)端口。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
使用硬件堆棧時(shí),其中()移動。
存儲在能永久保存信息的器件中的程序被稱為()。
寫出X=10111101的補(bǔ)碼表示,正確結(jié)果為()。