最新試題

已知有二輸入邏輯門,只有當(dāng)輸X和Y都為1時,輸出F才為1,則X,Y與F的邏輯關(guān)系為()。

題型:單項選擇題

?當(dāng)共陰極7段數(shù)碼管顯示2的時候,輸出應(yīng)該為()。

題型:單項選擇題

?十進制數(shù)178.5對應(yīng)的余3碼是()。

題型:單項選擇題

若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。

題型:單項選擇題

約束項在函數(shù)化簡時可以當(dāng)作1,是因為在實際電路中,這種輸入組合根本不可能會讓其發(fā)生。

題型:判斷題

要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。

題型:單項選擇題

?十進制數(shù)22.37對應(yīng)的二進制數(shù)是()。

題型:單項選擇題

如圖,是151的電路設(shè)計,其中輸入端的使用了6個反相器,而實現(xiàn)邏輯功能應(yīng)該可以省掉三個,為什么這么設(shè)計()。

題型:單項選擇題

為實現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。

題型:單項選擇題

使用74HC138實現(xiàn)邏輯函數(shù)正確的是()。

題型:單項選擇題