A.周期
B.占空比
C.脈寬
D.掃描期
您可能感興趣的試卷
你可能感興趣的試題
下列與十進(jìn)制數(shù)(53.5)10等值的數(shù)或代碼為()
A.A
B.B
C.C
D.D
A.8421BCD碼
B.5421BCD碼
C.余三碼
D.格雷碼
A.8421BCD碼
B.5421BCD碼
C.余三碼
D.格雷碼
()的輸出端可直接相連,實現(xiàn)線與邏輯功能。
A.A
B.B
C.C
D.D
列電路中,實現(xiàn)邏輯功能的是()
A.A
B.B
C.C
D.D
最新試題
關(guān)于集成塊的輸出單元,下列說法中正確的是()。
?BCD碼譯碼器如果不允許輸入大于9的數(shù)值的時候,當(dāng)輸入10時,輸出為()。
約束項在函數(shù)化簡時可以當(dāng)作1,是因為在實際電路中,這種輸入組合根本不可能會讓其發(fā)生。
要使CMOS門輸入高電平,不能使用的方法為()。
TTL門電路具有負(fù)載能力強、抗干擾能力強和轉(zhuǎn)換速度高等特點。
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
二進(jìn)制加法運算包含的輸入、輸出變量有()。
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
如圖,是151的電路設(shè)計,其中輸入端的使用了6個反相器,而實現(xiàn)邏輯功能應(yīng)該可以省掉三個,為什么這么設(shè)計()。
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。