下列邏輯函數(shù)中,與F=A相等的是()
A.A
B.B
C.C
D.D
您可能感興趣的試卷
你可能感興趣的試題
A.9
B.7
C.16
D.不能確定
A.兩個同時為1
B.兩個同時為0
C.兩個互為相反
D.兩個中至少有一個為0
A.0.1010
B.1.1001
C.1.0110
D.1.1010
A.00110110
B.110110
C.01100110
D.100100
最新試題
為實現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
?若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))相當(dāng)于()個內(nèi)部標(biāo)準(zhǔn)門級聯(lián)的延遲時間。
要使JK觸發(fā)器在時鐘脈沖作用下,實現(xiàn)輸出,則輸入信號應(yīng)為()。
?十進制數(shù)178.5對應(yīng)的余3碼是()。
要使CMOS門輸入高電平,不能使用的方法為()。
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
如圖電路實現(xiàn)的邏輯函數(shù)是()。
二進制加法運算包含的輸入、輸出變量有()。
?構(gòu)成數(shù)字電路最基本的器件主要有()。
CC4000系列的CMOS門電路不能直接接()系列的門電路。