問答題
圖(a)所示是用集成單穩(wěn)態(tài)觸發(fā)電路74121和D觸發(fā)器構(gòu)成的噪聲消除電路,圖(b)為輸入信號。設(shè)單穩(wěn)態(tài)觸發(fā)電路的輸出脈沖寬度tW滿足tn<tW<ts(其中tn為噪聲,ts為信號脈寬),試定性畫出和VO的對應(yīng)波形。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
題型:單項選擇題
為實現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
題型:單項選擇題
電路結(jié)構(gòu)如圖所示,該電路是()。
題型:單項選擇題
CC4000系列的CMOS門電路不能直接接()系列的門電路。
題型:單項選擇題
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
題型:單項選擇題
對于D觸發(fā)器,如果時鐘頻率為10MHz,輸出信號Q的頻率可能是()MHz。
題型:多項選擇題
?如圖電路,描述正確的是()。
題型:單項選擇題
如圖,是151的電路設(shè)計,其中輸入端的使用了6個反相器,而實現(xiàn)邏輯功能應(yīng)該可以省掉三個,為什么這么設(shè)計()。
題型:單項選擇題
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
題型:單項選擇題
若n個變量的同或運算和異或運算結(jié)果相同,則n為奇數(shù)()
題型:判斷題