問答題
圖(a)為由5G555構成的單穩(wěn)態(tài)觸發(fā)電路,若已知輸入信號Vi的波形如圖(b)所示,電路在t=0時刻處于穩(wěn)態(tài)。
根據輸入信號Vi的波形圖定性畫出VC和輸出電壓VO對應的波形您可能感興趣的試卷
你可能感興趣的試題
最新試題
若集成塊內部為驅動單元提供的驅動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設計(圖中反相器上面標注了相應的驅動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
題型:單項選擇題
使用74HC138實現邏輯函數正確的是()。
題型:單項選擇題
若n個變量的同或運算和異或運算結果相同,則n為奇數()
題型:判斷題
對于D觸發(fā)器,如果時鐘頻率為10MHz,輸出信號Q的頻率可能是()MHz。
題型:多項選擇題
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
題型:單項選擇題
?數字設計的層次主要有()。
題型:多項選擇題
?利用開關代數的公理或定理,判斷與(x+y’)’等價的邏輯關系為()。
題型:單項選擇題
與模擬電路相比,數字系統(tǒng)的優(yōu)越性主要體現在()。
題型:多項選擇題
?十進制數22.37對應的二進制數是()。
題型:單項選擇題
要使CMOS門輸入高電平,不能使用的方法為()。
題型:單項選擇題