最新試題
邏輯函之間滿足()關(guān)系。
題型:多項選擇題
對于D觸發(fā)器,如果時鐘頻率為10MHz,輸出信號Q的頻率可能是()MHz。
題型:多項選擇題
為實現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
題型:單項選擇題
?十進(jìn)制數(shù)22.37對應(yīng)的二進(jìn)制數(shù)是()。
題型:單項選擇題
要使JK觸發(fā)器在時鐘脈沖作用下,實現(xiàn)輸出,則輸入信號應(yīng)為()。
題型:單項選擇題
如圖所示,則F=()。
題型:多項選擇題
如圖電路實現(xiàn)的邏輯函數(shù)是()。
題型:多項選擇題
?構(gòu)成數(shù)字電路最基本的器件主要有()。
題型:多項選擇題
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
題型:單項選擇題
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
題型:單項選擇題