最新試題

?利用開(kāi)關(guān)代數(shù)的公理或定理,判斷與(x+y’)’等價(jià)的邏輯關(guān)系為()。

題型:?jiǎn)雾?xiàng)選擇題

若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。

題型:?jiǎn)雾?xiàng)選擇題

?數(shù)字設(shè)計(jì)的層次主要有()。

題型:多項(xiàng)選擇題

要使TTL與非門(mén)變成反相器,多余的輸入端不能采用的方法為()。

題型:?jiǎn)雾?xiàng)選擇題

CC4000系列的CMOS門(mén)電路不能直接接()系列的門(mén)電路。

題型:?jiǎn)雾?xiàng)選擇題

已知有二輸入邏輯門(mén),只有當(dāng)輸X和Y都為1時(shí),輸出F才為1,則X,Y與F的邏輯關(guān)系為()。

題型:?jiǎn)雾?xiàng)選擇題

?兩個(gè)二進(jìn)制數(shù)的補(bǔ)碼相加,有溢出的是()。

題型:多項(xiàng)選擇題

對(duì)于D觸發(fā)器,如果時(shí)鐘頻率為10MHz,輸出信號(hào)Q的頻率可能是()MHz。

題型:多項(xiàng)選擇題

使用74HC138實(shí)現(xiàn)邏輯函數(shù)正確的是()。

題型:?jiǎn)雾?xiàng)選擇題

要使JK觸發(fā)器在時(shí)鐘脈沖作用下,實(shí)現(xiàn)輸出,則輸入信號(hào)應(yīng)為()。

題型:?jiǎn)雾?xiàng)選擇題