多項(xiàng)選擇題

電路如下圖所示,經(jīng)CP脈沖作用后,欲使Qn+1=Q,則A,B輸入應(yīng)為()。

A.A=0,B=0
B.A=1,B=1
C.A=0,B=1
D.A=1,B=0


您可能感興趣的試卷

你可能感興趣的試題

1.單項(xiàng)選擇題組合電路是指()組合而成的電路。

A.觸發(fā)器
B.門電路
C.計(jì)數(shù)器
D.寄存器

3.單項(xiàng)選擇題構(gòu)成移位寄存器不能采用的觸發(fā)器為()

A.R-S型
B.J-K型
C.主從型
D.同步型

4.單項(xiàng)選擇題如果編碼0100表示十進(jìn)制數(shù)4,則此碼不可能是()

A.8421BCD碼
B.5211BCD碼
C.2421BCD碼
D.余3循環(huán)碼

最新試題

如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。

題型:單項(xiàng)選擇題

要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。

題型:單項(xiàng)選擇題

已知函數(shù)F(A,B,C,D)=(AB’)’+(C’D+B’C)’,則其最簡表達(dá)式為()。

題型:單項(xiàng)選擇題

?若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,對于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))相當(dāng)于()個(gè)內(nèi)部標(biāo)準(zhǔn)門級聯(lián)的延遲時(shí)間。

題型:單項(xiàng)選擇題

要使JK觸發(fā)器在時(shí)鐘脈沖作用下,實(shí)現(xiàn)輸出,則輸入信號應(yīng)為()。

題型:單項(xiàng)選擇題

電路結(jié)構(gòu)如圖所示,該電路是()。

題型:單項(xiàng)選擇題

二進(jìn)制加法運(yùn)算包含的輸入、輸出變量有()。

題型:多項(xiàng)選擇題

?BCD碼譯碼器如果不允許輸入大于9的數(shù)值的時(shí)候,當(dāng)輸入10時(shí),輸出為()。

題型:單項(xiàng)選擇題

為實(shí)現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。

題型:單項(xiàng)選擇題

要使CMOS門輸入高電平,不能使用的方法為()。

題型:單項(xiàng)選擇題