填空題描述時(shí)序電路的邏輯表達(dá)式為()、()和驅(qū)動(dòng)方程。

您可能感興趣的試卷

你可能感興趣的試題

4.單項(xiàng)選擇題在ispLSI器件中,GRP是指()。

A.全局布線區(qū)
B.通用邏輯塊
C.輸出布線區(qū)
D.輸入輸出單元

5.單項(xiàng)選擇題GAL是()。

A.隨機(jī)讀寫存儲(chǔ)器
B.可編程邏輯陣列
C.通用陣列邏輯
D.現(xiàn)場(chǎng)可編程門陣列

最新試題

CC4000系列的CMOS門電路不能直接接()系列的門電路。

題型:?jiǎn)雾?xiàng)選擇題

已知有二輸入邏輯門,只有當(dāng)輸X和Y都為1時(shí),輸出F才為1,則X,Y與F的邏輯關(guān)系為()。

題型:?jiǎn)雾?xiàng)選擇題

邏輯函之間滿足()關(guān)系。

題型:多項(xiàng)選擇題

?如圖電路,描述正確的是()。

題型:?jiǎn)雾?xiàng)選擇題

已知函數(shù)F(A,B,C,D)=(AB’)’+(C’D+B’C)’,則其最簡(jiǎn)表達(dá)式為()。

題型:?jiǎn)雾?xiàng)選擇題

使用74HC138實(shí)現(xiàn)邏輯函數(shù)正確的是()。

題型:?jiǎn)雾?xiàng)選擇題

如圖所示,則F=()。

題型:多項(xiàng)選擇題

若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。

題型:?jiǎn)雾?xiàng)選擇題

?若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))相當(dāng)于()個(gè)內(nèi)部標(biāo)準(zhǔn)門級(jí)聯(lián)的延遲時(shí)間。

題型:?jiǎn)雾?xiàng)選擇題

?如圖所示電路論述正確的是()。

題型:多項(xiàng)選擇題