您可能感興趣的試卷
你可能感興趣的試題
下圖是共陰極七段LED數(shù)碼管顯示譯碼器框圖,若要顯示字符“5”,則譯碼器輸出a~g應(yīng)為()
A.0100100
B.1100011
C.1011011
D.0011011
A.計(jì)數(shù)器
B.譯碼器
C.加法器
D.多路選擇器
如圖所示電路,若輸入CP脈沖的頻率為100KHZ,則輸出Q的頻率為()
A.500KHz
B.200KHz
C.100KHz
D.50KHz
下列所給三態(tài)門(mén)中,能實(shí)現(xiàn)C=0時(shí),C=1時(shí),F(xiàn)為高阻態(tài)的邏輯功能的是()
A.
B.
C.
D.
最新試題
?兩個(gè)二進(jìn)制數(shù)的補(bǔ)碼相加,有溢出的是()。
?若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))相當(dāng)于()個(gè)內(nèi)部標(biāo)準(zhǔn)門(mén)級(jí)聯(lián)的延遲時(shí)間。
?當(dāng)共陰極7段數(shù)碼管顯示2的時(shí)候,輸出應(yīng)該為()。
為實(shí)現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T(mén)觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
與模擬電路相比,數(shù)字系統(tǒng)的優(yōu)越性主要體現(xiàn)在()。
如圖,是151的電路設(shè)計(jì),其中輸入端的使用了6個(gè)反相器,而實(shí)現(xiàn)邏輯功能應(yīng)該可以省掉三個(gè),為什么這么設(shè)計(jì)()。
使用74HC138實(shí)現(xiàn)邏輯函數(shù)正確的是()。
若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。
?構(gòu)成數(shù)字電路最基本的器件主要有()。
要使CMOS門(mén)輸入高電平,不能使用的方法為()。