問答題
設(shè)下圖中各觸發(fā)器的初始狀態(tài)皆為Q=0,試畫出在CLK信號連續(xù)作用下各觸發(fā)器輸出端的電壓波形。
已知CMOS邊沿觸發(fā)方式JK觸發(fā)器各輸入端的電壓波形如圖所示,試畫出Q、Q′應(yīng)的電壓波形。
若主從結(jié)構(gòu)JK觸發(fā)器CLK、、J、K端的電壓波形如圖所示,試畫出Q、Q′應(yīng)的電壓波形。
若主從結(jié)構(gòu)SR觸發(fā)器的CLK、S、R、各輸入端的電壓波形如圖所示,試畫出Q、Q′對應(yīng)的電壓波形。
在下圖所示電路中,若CLK、S、R的電壓波形如圖中所示,試畫出Q和Q′與之對應(yīng)的電壓波形。假定觸發(fā)器的初始狀態(tài)為Q=0。
畫出下圖由或非門組成的SR鎖存器輸出端Q、Qˊ電壓波形,輸入端SD、RD的電壓波形如圖中所示。
用8選1數(shù)據(jù)選擇器設(shè)計一個函數(shù)發(fā)生器電路,它的功能如表所示。
用8選1數(shù)據(jù)選擇器74HC151(見下圖)設(shè)計一個組合邏輯電路。該電路有3個輸入邏輯變量A、B、C和1個工作狀態(tài)控制變量M。當M=0時電路實現(xiàn)“意見一致”功能(A、B、C狀態(tài)一致時輸出為1,否則輸出為0),而M=1時電路實現(xiàn)“多數(shù)表決”功能,即輸出與A、B、C中多數(shù)的狀態(tài)一致。
試畫出用3線–8線譯碼器74HC138(見下圖)和門電路產(chǎn)生如下多輸出邏輯函數(shù)的邏輯圖。
設(shè)計一個代碼轉(zhuǎn)換電路,輸入為4位二進制代碼,輸出為4位格雷碼??梢圆捎酶鞣N邏輯功能的門電路來實現(xiàn)。4位格雷碼見下表。
有一水箱由大、小兩臺水泵ML和MS供水,如圖所示。水箱中設(shè)置了3個水位檢測元件A、B、C,水面低于檢測元件時,檢測元件給出高電平;水面高于檢測元件時,檢測元件給出低電平。現(xiàn)要求當水位超過C點時水泵停止工作;水位低于C點而高于B點時MS單獨工作;水位低于B點而高于A點時ML單獨工作;水位低于A點時ML和MS同時工作。試用門電路設(shè)計一個控制兩臺水泵的邏輯電路,要求電路盡量簡單。