下圖電路實(shí)現(xiàn)的邏輯運(yùn)算是()。
A.y=a.(b+c)’
B.y=(a.(b+c))’
C.y=a+b.c’
D.y=(a+b.c)’
您可能感興趣的試卷
你可能感興趣的試題
電路結(jié)構(gòu)如下圖所示,該電路實(shí)現(xiàn)的邏輯單元為()。
A.AND2
B.NAND2
C.BUFFER
D.NOR2
電路結(jié)構(gòu)如下圖所示,該電路實(shí)現(xiàn)的邏輯單元為()。
A.INV
B.NAND2
C.BUFFER
D.OR2
A.NAND2
B.AND2
C.INV
D.BUFFER
A.開關(guān)電路完全由受輸入狀態(tài)控制的開關(guān)構(gòu)成
B.輸入高電平使開關(guān)接通,低電平使開關(guān)斷開
C.輸出通過開關(guān)連接電源和接地,獲取高電平或低電平
D.不能將開關(guān)電路中所有開關(guān)都接通
A.NMOS開關(guān)可用于輸出獲取高電平的連接
B.NMOS開關(guān)只用于輸出獲取低電平的連接
C.MOS開關(guān)良好導(dǎo)通時,G與S的狀態(tài)一定相反
D.MOS開關(guān)良好導(dǎo)通時,G與D的狀態(tài)可能相同
最新試題
要使CMOS門輸入高電平,不能使用的方法為()。
約束項在函數(shù)化簡時可以當(dāng)作1,是因?yàn)樵趯?shí)際電路中,這種輸入組合根本不可能會讓其發(fā)生。
CC4000系列的CMOS門電路不能直接接()系列的門電路。
?利用開關(guān)代數(shù)的公理或定理,判斷與(x+y’)’等價的邏輯關(guān)系為()。
二進(jìn)制加法運(yùn)算包含的輸入、輸出變量有()。
如圖所示,則F=()。
已知函數(shù)F(A,B,C,D)=(AB’)’+(C’D+B’C)’,則其最簡表達(dá)式為()。
為實(shí)現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
?BCD碼譯碼器如果不允許輸入大于9的數(shù)值的時候,當(dāng)輸入10時,輸出為()。