A.
B.
C.
D.
您可能感興趣的試卷
你可能感興趣的試題
A.
B.
C.
D.
A.一定可以由邏輯系統(tǒng)構(gòu)成
B.一個輸入狀態(tài)可能對應(yīng)多個輸出狀態(tài)
C.多個輸入狀態(tài)可能對應(yīng)相同的輸出狀態(tài)
D.一定可以完成對數(shù)字的算數(shù)運(yùn)算
A.高壓電源系統(tǒng)
B.小信號放大器
C.高速數(shù)據(jù)采集
D.視頻信號硬件解碼
A.基于查找表技術(shù),SRAM工藝
B.基于乘積項技術(shù),SRAM工藝
C.基于乘積項技術(shù),F(xiàn)LASH工藝
D.基于查找表技術(shù),EEPROM工藝
A.00110110.01011100
B.66.27
C.152.56
D.33.134
最新試題
使用74HC138實現(xiàn)邏輯函數(shù)正確的是()。
?如圖所示電路論述正確的是()。
為實現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
二進(jìn)制加法運(yùn)算包含的輸入、輸出變量有()。
?下圖邏輯單元實現(xiàn)的功能為()。
關(guān)于集成塊的輸出單元,下列說法中正確的是()。
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
?當(dāng)共陰極7段數(shù)碼管顯示2的時候,輸出應(yīng)該為()。
對于D觸發(fā)器,如果時鐘頻率為10MHz,輸出信號Q的頻率可能是()MHz。
?若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))相當(dāng)于()個內(nèi)部標(biāo)準(zhǔn)門級聯(lián)的延遲時間。