?如下圖所示電路,假設(shè)初始狀態(tài)為0000,DR和DL端串行輸入序列11011001(從左至右順序輸入),在4個時鐘周期后,寄存器狀態(tài)輸入QDQCQBQA為()。
A.1011
B.1101
C.1001
D.1000
您可能感興趣的試卷
你可能感興趣的試題
A.有16個輸入端,1個輸出端,4個控制端
B.有16個輸入端,1個輸出端,3個控制端
C.有1個輸入端,16個輸出端,4個控制端
D.有1個輸入端,16個輸出端,3個控制端
?某電平異步時序邏輯電路的流程表如下表所示,電路中存在非臨界競爭的位置有()。
A.穩(wěn)態(tài)(00,11)輸入由00變?yōu)?1
B.穩(wěn)態(tài)(11,01)輸入由11變?yōu)?0
C.穩(wěn)態(tài)(11,11)輸入由11變?yōu)?1
D.穩(wěn)態(tài)(10,10)輸入由10變?yōu)?1
?下圖所示電路是一個()。
?A.組合邏輯電路
B.同步時序邏輯電路
C.脈沖異步時序邏輯電路
D.電平異步時序邏輯電路
在下圖所示電路中,假定初始狀態(tài)y2y1=00,請問在輸入端x接收3個脈沖后,電路狀態(tài)y2y1是()。
A.00
B.01
C.10
D.11
A.可編程只讀存儲器PROM
B.復(fù)雜可編程邏輯器件CPLD
C.通用陣列邏輯GAL
D.可編程邏輯陣列PLA
最新試題
假定某個電路如圖示,指示燈F和開關(guān)A、B、C的邏輯關(guān)系表達(dá)式為()。
?設(shè)計一個mealy型的110序列檢測器,需要()個觸發(fā)器,而設(shè)計moore型的110序列檢測器則需要()個觸發(fā)器。?
一個n位的D/A換器的分辨率為()。
下圖所示的PLD連接表示的輸出函數(shù)表達(dá)式F等于()。
一個Moore型同步可重疊的“1011”序列檢測器的狀態(tài)圖是()。
在正常工作時,3-8線譯碼器74138的使能端的值為()。
下圖所示組合邏輯電路,其功能是()。
用5G555構(gòu)成的施密特觸發(fā)器具有()個穩(wěn)態(tài)。
設(shè)計一個Moore型同步可重疊的“1101”序列檢測器,至少需要()個觸發(fā)器。
輸出端與輸出端可以直接連接,實現(xiàn)“線與”的門電路有()。