A.簡單緩沖輸入電阻較小
B.簡單緩沖輸入端不允許懸置
C.施密特緩沖能夠形成電壓滯回特性
D.施密特緩沖輸入電阻較小
您可能感興趣的試卷
你可能感興趣的試題
A.可以降低器件的輸入電容
B.可以提高器件的輸入電阻
C.可以減弱片外噪聲對內(nèi)部電路的影響
D.可能延長狀態(tài)變化的過渡時間
若COMS反相器電壓轉(zhuǎn)移特性如圖所示,對于采用該反相器構(gòu)建的緩沖器,當緩沖器輸入電壓波動范圍為3--5V時,緩沖器輸出電壓的波動范圍是()。
A.4.9—5V
B.4.5—5V
C.0--1V
D.0—5V
A.最小反相器的輸入電容為2
B.最小NOR2的輸入電容為4
C.最小NAND的輸入電容為3
D.標準門的輸入電容為6
A.主要為動態(tài)功耗
B.與器件單元中的電容總量正比
C.與發(fā)生狀態(tài)變化的電容總量正比
D.與單位時間內(nèi)的狀態(tài)變化次數(shù)正比
A.該節(jié)點連接的器件數(shù)量
B.該節(jié)點連接的輸入電容數(shù)量
C.該節(jié)點所具有的電平狀態(tài)
D.該節(jié)點所獲得的驅(qū)動能力
最新試題
要使JK觸發(fā)器在時鐘脈沖作用下,實現(xiàn)輸出,則輸入信號應(yīng)為()。
?如圖電路,描述正確的是()。
如圖,是151的電路設(shè)計,其中輸入端的使用了6個反相器,而實現(xiàn)邏輯功能應(yīng)該可以省掉三個,為什么這么設(shè)計()。
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
對于D觸發(fā)器,如果時鐘頻率為10MHz,輸出信號Q的頻率可能是()MHz。
?兩個二進制數(shù)的補碼相加,有溢出的是()。
電路結(jié)構(gòu)如圖所示,該電路是()。
?數(shù)字設(shè)計的層次主要有()。
約束項在函數(shù)化簡時可以當作1,是因為在實際電路中,這種輸入組合根本不可能會讓其發(fā)生。
CC4000系列的CMOS門電路不能直接接()系列的門電路。