A.00
B.01
C.10
D.11
您可能感興趣的試卷
你可能感興趣的試題
半導(dǎo)體存儲(chǔ)器()的內(nèi)容在掉電后會(huì)丟失。
A.A
B.B
C.C
D.D
A.異或表達(dá)式
B.與非表達(dá)式
C.最簡(jiǎn)“與—或”表達(dá)式
D.標(biāo)準(zhǔn)“或—與”表達(dá)式
A.+1.1000
B.-1.1000
C.-0.1000
D.-0.0001
下列哪個(gè)函數(shù)與邏輯函數(shù)F=A⊙B不等()
A.A
B.B
C.C
D.D
A.PROM的或門(mén)陣列
B.PAL的與門(mén)陣列
C.PLA的與門(mén)陣列和或門(mén)陣列
D.PROM的與門(mén)陣列
最新試題
?如圖電路,描述正確的是()。
若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
?十進(jìn)制數(shù)178.5對(duì)應(yīng)的余3碼是()。
?構(gòu)成數(shù)字電路最基本的器件主要有()。
?十進(jìn)制數(shù)22.37對(duì)應(yīng)的二進(jìn)制數(shù)是()。
如圖電路實(shí)現(xiàn)的邏輯函數(shù)是()。
約束項(xiàng)在函數(shù)化簡(jiǎn)時(shí)可以當(dāng)作1,是因?yàn)樵趯?shí)際電路中,這種輸入組合根本不可能會(huì)讓其發(fā)生。
?當(dāng)共陰極7段數(shù)碼管顯示2的時(shí)候,輸出應(yīng)該為()。
輸出端不能直接線(xiàn)與的門(mén)電路有()。