檢驗(yàn)下列電路是否存在靜態(tài)冒險(xiǎn)?()
A.在輸入端A可能存在
B.在輸入端B可能存在
C.輸入端C可能存在
您可能感興趣的試卷
你可能感興趣的試題
A.邏輯函數(shù)的反函數(shù)表達(dá)就是將原函數(shù)中所有的變量變?yōu)榉醋兞?,其他形式不變得到?br/>B.邏輯函數(shù)的反函數(shù)表達(dá)就是將原函數(shù)中真值表中的所有0和1互換得到的
C.邏輯函數(shù)的反函數(shù)表達(dá)就是將原函數(shù)中真值表中的輸出0和1互換得到的
D.邏輯函數(shù)的反函數(shù)表達(dá)就是將原函數(shù)中所有的變量變?yōu)榉醋兞浚瑫r(shí)與或符號(hào)互換,其他形式不變得到的
A.不能低于集成塊高電平輸出最小值
B.不能高于于集成塊高電平輸出最小值
C.不能低于集成塊低電平輸出最大值
D.不能高于集成塊低電平輸出最大值
A.當(dāng)集成塊輸出驅(qū)動(dòng)無源模擬電路時(shí),該電路等效電阻不能低于某個(gè)最小值
B.當(dāng)集成塊輸出驅(qū)動(dòng)無源模擬電路時(shí),該電路等效電阻不能高于某個(gè)最大值
C.當(dāng)集成塊輸出驅(qū)動(dòng)無源模擬電路時(shí),主要考慮低電平輸出的匹配設(shè)計(jì)
D.當(dāng)集成塊輸出驅(qū)動(dòng)無源模擬電路時(shí),主要考慮高電平輸出的匹配設(shè)計(jì)
A.當(dāng)集成塊輸出驅(qū)動(dòng)CMOS數(shù)字電路時(shí),應(yīng)該選用小功率集成器件
B.當(dāng)集成塊輸出驅(qū)動(dòng)有源模擬電路時(shí),應(yīng)該選用小功率集成器件
C.當(dāng)集成塊輸出驅(qū)動(dòng)無源模擬電路時(shí),應(yīng)該選用較大功率集成器件
D.當(dāng)集成塊輸出驅(qū)動(dòng)發(fā)光顯示電路時(shí),應(yīng)該選用較大功率集成器件
A.當(dāng)集成塊接收臨近單元的信號(hào)時(shí),通常采用具有施密特緩沖輸入的器件
B.當(dāng)集成塊接收臨近單元的信號(hào)時(shí),通常采用具有簡(jiǎn)單緩沖輸入的器件
C.當(dāng)集成塊接收較遠(yuǎn)距離單元的信號(hào)時(shí),通常采用具有簡(jiǎn)單緩沖輸入的器件
D.當(dāng)集成塊接收較遠(yuǎn)距離單元的信號(hào)時(shí),通常采用具有施密特緩沖輸入的器件
最新試題
TTL門電路具有負(fù)載能力強(qiáng)、抗干擾能力強(qiáng)和轉(zhuǎn)換速度高等特點(diǎn)。
對(duì)于D觸發(fā)器,如果時(shí)鐘頻率為10MHz,輸出信號(hào)Q的頻率可能是()MHz。
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
?十進(jìn)制數(shù)178.5對(duì)應(yīng)的余3碼是()。
二進(jìn)制加法運(yùn)算包含的輸入、輸出變量有()。
使用74HC138實(shí)現(xiàn)邏輯函數(shù)正確的是()。
已知函數(shù)F(A,B,C,D)=(AB’)’+(C’D+B’C)’,則其最簡(jiǎn)表達(dá)式為()。
與模擬電路相比,數(shù)字系統(tǒng)的優(yōu)越性主要體現(xiàn)在()。
?下圖邏輯單元實(shí)現(xiàn)的功能為()。
如圖電路實(shí)現(xiàn)的邏輯函數(shù)是()。