A.必然不成立
B.必然成立
C.不確定是否成立
D.以上都不正確
您可能感興趣的試卷
你可能感興趣的試題
圖示為T觸發(fā)器的真值表。()
關(guān)于圖示74LS112的說法錯(cuò)誤的是()。
A.內(nèi)部有1個(gè)JK觸發(fā)器
B.內(nèi)部有2個(gè)JK觸發(fā)器
C.內(nèi)部有3個(gè)JK觸發(fā)器
D.內(nèi)部有4個(gè)JK觸發(fā)器
同步RS觸發(fā)器的電路如圖所示,對(duì)其結(jié)構(gòu)描述正確的有()。
A.電路由一個(gè)基本RS觸發(fā)器加兩個(gè)與非門構(gòu)成
B.電路由兩個(gè)基本RS觸發(fā)器構(gòu)成
C.CP時(shí)鐘脈沖作為控制信號(hào),RS作為輸入信號(hào)
D.CP時(shí)鐘脈沖作為輸入信號(hào),RS作為控制信號(hào)
最新試題
對(duì)于一個(gè)輸入為XYZ的脈沖異步時(shí)序邏輯電路,下面的輸入脈沖組合中,()是允許的。
反映TTL與非門輸入高電平時(shí)抗干擾能力的外部特性參數(shù)是()。
下圖所示組合邏輯電路,其功能是()。
下圖所示CMOS電路實(shí)現(xiàn)的邏輯是()。
下圖所示的PLD連接表示的輸出函數(shù)表達(dá)式F等于()。
輸出端與輸出端可以直接連接,實(shí)現(xiàn)“線與”的門電路有()。
?已知某異步時(shí)序電路的流程表如下表所示,其中x1和x2為電路輸入端。分析流程表,電路中有()條反饋回路,當(dāng)()時(shí)會(huì)發(fā)生臨界競(jìng)爭。
一個(gè)n位的D/A換器的分辨率為()。
用PROM設(shè)計(jì)一個(gè)2位二進(jìn)制平方器,實(shí)現(xiàn)該平方器需要的容量至少為()。
通常,使用參數(shù)()來衡量D/A轉(zhuǎn)換器的轉(zhuǎn)換速度。