A.(AF)16
B.(001010000010)8421BCD
C.(10100000)2
D.(198)10
您可能感興趣的試卷
你可能感興趣的試題
A.PROM的或門(mén)陣列
B.PAL的與門(mén)陣列
C.PAL的與門(mén)陣列或門(mén)陣列
D.PROM的與門(mén)陣列
A.必須用編程器
B.不可反復(fù)編程
C.成為產(chǎn)品后不可再改變
D.系統(tǒng)在線工作過(guò)程中可以編程
下列表達(dá)式中不存在競(jìng)爭(zhēng)冒險(xiǎn)的有()。
A.A
B.B
C.C
D.D
A.3
B.4
C.5
D.10
A.固定;可編程
B.可編程;固定
C.固定;固定
D.可編程;可編程
最新試題
?十進(jìn)制數(shù)178.5對(duì)應(yīng)的余3碼是()。
如圖電路實(shí)現(xiàn)的邏輯函數(shù)是()。
?下圖邏輯單元實(shí)現(xiàn)的功能為()。
如圖所示,則F=()。
?如圖所示電路論述正確的是()。
若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。
約束項(xiàng)在函數(shù)化簡(jiǎn)時(shí)可以當(dāng)作1,是因?yàn)樵趯?shí)際電路中,這種輸入組合根本不可能會(huì)讓其發(fā)生。
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
?利用開(kāi)關(guān)代數(shù)的公理或定理,判斷與(x+y’)’等價(jià)的邏輯關(guān)系為()。
如圖,是151的電路設(shè)計(jì),其中輸入端的使用了6個(gè)反相器,而實(shí)現(xiàn)邏輯功能應(yīng)該可以省掉三個(gè),為什么這么設(shè)計(jì)()。